Seal 5000 系列 FPGA概述
Seal 5000 FPGA同樣采用正向設計,芯片軟件設計流程和ISE/Quartus II/Diamond 類似,包括綜合、約束、布局布線、下載編程等。智多晶的芯片使用自主研發的FPGA開發軟件“HqFpga”, 完成綜合、布局布線、時序分析、配置編程和片內邏輯分析。智多晶的Seal 5000系列FPGA芯片,在性能上能夠與Virtex-7系列的FPGA芯片對標。
Seal 5000 系列FPGA為高性能邏輯設計人員、高性能DSP設計人員和高性能嵌入式系統設計人員提供了滿足邏輯、DSP、軟/ 硬微處理器和連接功能的需求的最佳解決方案。
Seal 5000 FPGA器件系列特性
● 自主研發,先進的低成本、低功耗的FPGA架構
基于28納米技術工藝(28nm),20K到200K的查找表邏輯單元
嵌入式高速雙接口存儲器(dual port SRAM/FIFO Block)(真雙端/偽雙端)
內置多個with pre-adder 18×18/9×9可串行乘法器以及算術邏輯單元(ALU),可做兩層疊加實現DSP處理的應用,頻率高達500MHZ。
● 內置鎖相環(PLL)提供倍頻、分頻、相位轉移、spread spectrum等系統時鐘功能
● 通用輸入輸出端口支持高速存儲器界面,SDR、DDR2、DDR3、LPDDR2、LPDDR3
支持 1.2Gbps DDR3界面,DQS 輸入端90 度相位轉換
DQS輸入端到系統時鐘接軌(clock domain transfer),1:4 and 4:1 串行并行轉換(Serializer / Deserializer)
● 通用輸入輸出端口,支持1.2 Gbps LVDS
支持低壓差分信號傳輸接口(LVDS)1.2Gbps
● 高速串行并行接口(SERDES):
4個通道的嵌入式 SERDES 支持 6Gbps 全雙工串行( full-duplex )協議
內置物理編碼子層(Physical Coding Sublayer 、PCS)
支持常用的數據協議,包括PCI Express、千兆以太網(GbE, SGMII)、XAUI、SRIO、CPRI、 OBSAI、SD-SDI 和HD-SDI.
● 支持商業與工業溫度等級